QuartusII调用 PLL_IP核方法(Mega Wizard)

要求:调用PLL—IP核,50Mhz晶振输入,输出四路时钟不同信号:100Mhz,25Mhz,50Mhz(90°相位),50Mhz(20%占空比)。 芯片型号:cyclone Ⅳ EP4CE10F17C8 平台工具:Quartus II 15.0 (64-bit)、Modelsim SE-64 10.4
posted @ 2024-06-02 19:45  Handat  阅读(149)  评论(1编辑  收藏  举报